第7章课后习题参考答案.doc
*第七章 半导体存储器和可编程器件 1.指出下列容量的存储器各具有多少个存储单元?至少需要多少条地址线和数据线? (1)64K×4 位 (2)128k× 8 位 解:(1)256000bit 16 条地址线,4 条数据线 ; (2)1024000bit 17 条地址线,8 条数据线 。 2.某台计算机的内存储器设置有 32 位的地址线,16 位并行数据输人输出端,计算它的最 大存储量是多少? 解:最大存储容量为 4M×16bit。 3.用 ROM 产生下列一组逻辑函数,写出 ROM 中应存人的数据表。 Y3 = A B C D + A B CD Y2 = AB D + A CD + A B C D Y1 = A B C D + B C D Y0 = A D 解: ROM 中存入的数据表: 地 址 数 据 A B C D 0 0 0 0 0 0 地 址 数 据 Y3 Y2 Y1 Y0 A B C D Y3 Y2 Y1 Y0 0 0 0 0 1 1 0 0 0 0 1 0 0 0 1 0 0 0 0 1 0 0 1 0 0 0 0 0 1 0 1 0 0 1 1 0 1 0 0 0 1 0 0 0 1 1 0 0 0 0 1 0 1 1 1 0 0 0 0 1 0 0 0 0 0 0 1 1 0 0 0 1 0 0 0 1 0 1 0 0 1 1 1 1 0 1 0 1 1 0 0 1 1 0 0 1 0 0 1 1 1 0 0 0 0 0 0 1 1 1 0 1 0 1 1 1 1 1 0 0 0 0 4 .如图所示是一个 4 ×4 位的 ROM ,A1 、A0 为地址输入,D3—D0 为数据输出,写出 D3—D0 对于 A0、A1 的逻辑函数。 解:W0 = A1 A0 ; W1 = A1 A0 ; W2 = A1 A0 ; W3 = A1 A0; D3 = W2 + W1 ; D2 = W0; D1 = W2 = W3; D0 = W1 + W2 +W3。 5.用容量为 16k×8 位的存储器芯片构成 1 个 64k× 8 位的存储系统,需要多少条地址线? 多少条数据线?多少个 16k×8 的存储器芯片? 解:采用译码法选择芯片时,需要 16 条地址线;采用线选法时,需要 18 条地址线;需要 8 条数据线;4 块存储芯片。 6.试分析图所示的 RAM 电路。 解: (1)总容量:32×8bit:字长 8 位 (2)16H 时 3、4 芯片中的数据送至数据线; (3)A7A6A5 为 000 不变,A4 为 0 选择 1、2 块,A4 为 1 选择 3、4 块, A3 A2 A1A0 从 0000 到 1111; RAM(1)地址范围:00H — 0FH RAM(2)地址范围:00H — 0FH RAM(3)地址范围:10H — 1FH RAM(4)地址范围:10H — 1FH。 7.图所示电路是 PLD 器件中的部分电路。 (1)写出(a)中 F1 和 F2 的逻辑表达式。 (2)图(b)中 F1、F2 各是什么状态? (3)若图(b)中的与阵列为可编程,试在图中适当位置画上“×”符号,实现如下逻辑函 数: F1 A BC F2 BCD (1)a 图中: F1 = A B;F2 = 0 解: (2)b 图中: F1 与 F2 都为悬浮状态,恒为 1。 (3)如(b)图所示,实现逻辑函数 F1(红色标记) 、F2(蓝色标记)。 × × × × (a) × (b) ×